インテルのみ表示可能 — GUID: mwh1410471134811
Ixiasoft
1.5.1. サポートされているデバイスとシグナリング
1.5.2. HSPICEシミュレーション・キットへのアクセス
1.5.3. HSPICEシミュレーションにおけるダブルカウント問題
1.5.4. HSPICE Writerツールのフロー
1.5.5. HSPICEシミュレーションの実行
1.5.6. 出力シミュレーションの結果の解釈
1.5.7. 入力シミュレーションの結果の解釈
1.5.8. 表形式のシミュレーション結果の表示および解釈
1.5.9. グラフ形式のシミュレーション結果の表示
1.5.10. HSPICEシミュレーションに基づいたデザインの調整
1.5.11. I/O HSPICEシミュレーション・デッキのサンプル入力
1.5.12. I/O HSPICEシミュレーション・デッキのサンプル出力
1.5.13. 高度なトピック
1.5.12.1. Header Comment
1.5.12.2. Simulation Conditions
1.5.12.3. Simulation Options
1.5.12.4. Constant Definition
Constant Definitionブロック
1.5.12.5. I/O Buffer Netlist
1.5.12.6. Drive Strength
1.5.12.7. スルーレートと遅延チェーン
1.5.12.8. I/O Buffer Instantiation
1.5.12.9. Board and Trace Termination (ボードおよびトレース終端)
1.5.12.10. Double-Counting Compensation Circuitry (ダブルカウント補正回路)
1.5.12.11. Simulation Analysis
インテルのみ表示可能 — GUID: mwh1410471134811
Ixiasoft
1.5.12.4. Constant Definition
出力シミュレーションSPICEデッキのConstant Definitionブロックは、I/Oバッファーのコンフィグレーション・モードを制御する電源電圧をインスタンス化します。
Constant Definitionブロック
* Constant Definition voeb oeb 0 0 * Set to 0 to enable buffer output vopdrain opdrain 0 0 * Set to vc to enable open drain vrambh rambh 0 0 * Set to vc to enable bus hold vrpullup rpullup 0 0 * Set to vc to enable weak pullup vpci rpci 0 0 * Set to vc to enable pci mode vpcdp4 rpcdp4 0 rp4 * These control bits set the IO standard vpcdp3 rpcdp3 0 rp3 vpcdp2 rpcdp2 0 rp2 vpcdp1 rpcdp1 0 rp1 vpcdp0 rpcdp0 0 rp0 vpcdn4 rpcdn4 0 rn4 vpcdn3 rpcdn3 0 rn3 vpcdn2 rpcdn2 0 rn2 vpcdn1 rpcdn1 0 rn1 vpcdn0 rpcdn0 0 rn0 vdin din 0 pulse(0 vc 0s 0.2ns 0.2ns 8.5ns 17.4ns)
次はその詳細です。
- 電源電圧である voeb は、バッファーの出力イネーブルを制御します。
- vopdrain は、I/OのOpen Drainモードを制御します。
- vrambh は、I/O内のバスホールド回路を制御します。
- vrpullup はウィークプルアップを制御します。
- vpci は、PCIクランプを制御します。
- 次の10個の電源電圧は、バッファーのI/O規格を制御し、後のライブラリー呼び出しによってコンフィグレーションされます。
- vdin は、I/Oバッファーのデータ入力に接続されています。
- 入力スティミュラスのエッジレートは、 インテル® Quartus® Prime開発ソフトウェアによって自動的に正しい値に設定されます。