インテルのみ表示可能 — GUID: mwh1410471131738
Ixiasoft
1.5.1. サポートされているデバイスとシグナリング
1.5.2. HSPICEシミュレーション・キットへのアクセス
1.5.3. HSPICEシミュレーションにおけるダブルカウント問題
1.5.4. HSPICE Writerツールのフロー
1.5.5. HSPICEシミュレーションの実行
1.5.6. 出力シミュレーションの結果の解釈
1.5.7. 入力シミュレーションの結果の解釈
1.5.8. 表形式のシミュレーション結果の表示および解釈
1.5.9. グラフ形式のシミュレーション結果の表示
1.5.10. HSPICEシミュレーションに基づいたデザインの調整
1.5.11. I/O HSPICEシミュレーション・デッキのサンプル入力
1.5.12. I/O HSPICEシミュレーション・デッキのサンプル出力
1.5.13. 高度なトピック
1.5.11.1. Header Comment
1.5.11.2. Simulation Conditions
1.5.11.3. Simulation Options
1.5.11.4. Constant Definition
1.5.11.5. Buffer Netlist
1.5.11.6. Drive Strength
1.5.11.7. I/O Buffer Instantiation
I/O Buffer Instantiation
1.5.11.8. Board Trace and Termination
1.5.11.9. Stimulus Model
1.5.11.10. Simulation Analysis
1.5.12.1. Header Comment
1.5.12.2. Simulation Conditions
1.5.12.3. Simulation Options
1.5.12.4. Constant Definition
1.5.12.5. I/O Buffer Netlist
1.5.12.6. Drive Strength
1.5.12.7. スルーレートと遅延チェーン
1.5.12.8. I/O Buffer Instantiation
1.5.12.9. Board and Trace Termination (ボードおよびトレース終端)
1.5.12.10. Double-Counting Compensation Circuitry (ダブルカウント補正回路)
1.5.12.11. Simulation Analysis
インテルのみ表示可能 — GUID: mwh1410471131738
Ixiasoft
1.5.11.7. I/O Buffer Instantiation
シミュレーションSPICEデッキのI/O Buffer Instantiationブロックは、所定のI/Oのシミュレーションに必要な電源とI/Oモデル・コンポーネントをインスタンス化します。
I/O Buffer Instantiation
I/O Buffer Instantiation * Supply Voltages Settings .param vcn=3.135 .param vpd=2.97 .param vc=1.15 * Instantiate Power Supplies| vvcc vcc 0 vc * FPGA core voltage vvss vss 0 0 * FPGA core ground vvccn vccn 0 vcn * IO supply voltage vvssn vssn 0 0 * IO ground vvccpd vccpd 0 vpd * Pre-drive supply voltage * Instantiate I/O Buffer xvio_buf din oeb opdrain die rambh + rpcdn4 rpcdn3 rpcdn2 rpcdn1 rpcdn0 + rpcdp5 rpcdp4 rpcdp3 rpcdp2 rpcdp1 rpcdp0 + rpullup vccn vccpd vcpad0 vio_buf * Internal Loading on Pad * - No loading on this pad due to differential buffer/support * circuitry * I/O Buffer Package Model * - Single-ended I/O standard on a Row I/O .lib ‘lib/package.lib’ hio xpkg die pin hio_pkg