インテルのみ表示可能 — GUID: mwh1410471133891
Ixiasoft
1.5.1. サポートされているデバイスとシグナリング
1.5.2. HSPICEシミュレーション・キットへのアクセス
1.5.3. HSPICEシミュレーションにおけるダブルカウント問題
1.5.4. HSPICE Writerツールのフロー
1.5.5. HSPICEシミュレーションの実行
1.5.6. 出力シミュレーションの結果の解釈
1.5.7. 入力シミュレーションの結果の解釈
1.5.8. 表形式のシミュレーション結果の表示および解釈
1.5.9. グラフ形式のシミュレーション結果の表示
1.5.10. HSPICEシミュレーションに基づいたデザインの調整
1.5.11. I/O HSPICEシミュレーション・デッキのサンプル入力
1.5.12. I/O HSPICEシミュレーション・デッキのサンプル出力
1.5.13. 高度なトピック
1.5.12.1. Header Comment
1.5.12.2. Simulation Conditions
Simulation Conditionsブロック
1.5.12.3. Simulation Options
1.5.12.4. Constant Definition
1.5.12.5. I/O Buffer Netlist
1.5.12.6. Drive Strength
1.5.12.7. スルーレートと遅延チェーン
1.5.12.8. I/O Buffer Instantiation
1.5.12.9. Board and Trace Termination (ボードおよびトレース終端)
1.5.12.10. Double-Counting Compensation Circuitry (ダブルカウント補正回路)
1.5.12.11. Simulation Analysis
インテルのみ表示可能 — GUID: mwh1410471133891
Ixiasoft
1.5.12.2. Simulation Conditions
Simulation Conditionsブロックは、トランジスターに対して適切なプロセス・コーナー・モデルをロードします。この条件は、遅いタイミングコーナーに対して自動的に設定され、他のシミュレーション・コーナーが必要な場合にのみ変更されます。
Simulation Conditionsブロック
* Process Settings .options brief .inc ‘sii_tt.inc’ * typical-typical process corner
注: 2つの別々のコーナーを同時にシミュレートすることはできません。代わりに、Quartusコーナーを1つのシミュレーションとして使用してベースケースをシミュレートし、次に設定したいカスタマーコーナーを使用して2番目のシミュレーションを実行します。2つのシミュレーションの結果を手動で1つにまとめることができます。