インテルのみ表示可能 — GUID: mwh1410471182014
Ixiasoft
1.5.1. サポートされているデバイスとシグナリング
1.5.2. HSPICEシミュレーション・キットへのアクセス
1.5.3. HSPICEシミュレーションにおけるダブルカウント問題
1.5.4. HSPICE Writerツールのフロー
1.5.5. HSPICEシミュレーションの実行
1.5.6. 出力シミュレーションの結果の解釈
1.5.7. 入力シミュレーションの結果の解釈
1.5.8. 表形式のシミュレーション結果の表示および解釈
1.5.9. グラフ形式のシミュレーション結果の表示
1.5.10. HSPICEシミュレーションに基づいたデザインの調整
1.5.11. I/O HSPICEシミュレーション・デッキのサンプル入力
1.5.12. I/O HSPICEシミュレーション・デッキのサンプル出力
1.5.13. 高度なトピック
1.5.12.1. Header Comment
1.5.12.2. Simulation Conditions
1.5.12.3. Simulation Options
1.5.12.4. Constant Definition
1.5.12.5. I/O Buffer Netlist
1.5.12.6. Drive Strength
1.5.12.7. スルーレートと遅延チェーン
1.5.12.8. I/O Buffer Instantiation
1.5.12.9. Board and Trace Termination (ボードおよびトレース終端)
1.5.12.10. Double-Counting Compensation Circuitry (ダブルカウント補正回路)
1.5.12.11. Simulation Analysis
インテルのみ表示可能 — GUID: mwh1410471182014
Ixiasoft
2.5.1. Pin Planner
インテル® Quartus® Prime Pin Plannerを使用すると、ターゲットデバイス・パッケージのグラフィカル・ビューでデバイスのI/Oピンの視覚化、計画、および割り当てが実行可能です。 さまざまなI/Oピンを迅速に特定し、それらをデザインエレメントをはじめとするプロパティーに割り当て、使用するPCBレイアウトとの互換性を確実にします。
Pin Plannerを使用すれば、クロック入力の位置、およびそれらが専用のクロック入力ピンに配置されているかどうかを確認できます。これは、デザインがPLLを使用する場合に推奨されます。
Pin Plannerは、専用SERDESピンの配置の検証にも使用できます。SERDESレシーバー入力はDIFFIO_RXピンにのみ配置可能で、SERDESトランスミッター出力はDIFFIO_TXピンにのみ配置可能です。
Pin PlannerはPad Viewウィンドウで信号間の間隔を視覚的に表示し、擬似差動信号の配置といった作動ピンペアの配置についての情報も提供します。
関連情報