インテルのみ表示可能 — GUID: mwh1410471115882
Ixiasoft
1.5.1. サポートされているデバイスとシグナリング
1.5.2. HSPICEシミュレーション・キットへのアクセス
1.5.3. HSPICEシミュレーションにおけるダブルカウント問題
1.5.4. HSPICE Writerツールのフロー
1.5.5. HSPICEシミュレーションの実行
1.5.6. 出力シミュレーションの結果の解釈
1.5.7. 入力シミュレーションの結果の解釈
1.5.8. 表形式のシミュレーション結果の表示および解釈
1.5.9. グラフ形式のシミュレーション結果の表示
1.5.10. HSPICEシミュレーションに基づいたデザインの調整
1.5.11. I/O HSPICEシミュレーション・デッキのサンプル入力
1.5.12. I/O HSPICEシミュレーション・デッキのサンプル出力
1.5.13. 高度なトピック
1.5.12.1. Header Comment
1.5.12.2. Simulation Conditions
1.5.12.3. Simulation Options
1.5.12.4. Constant Definition
1.5.12.5. I/O Buffer Netlist
1.5.12.6. Drive Strength
1.5.12.7. スルーレートと遅延チェーン
1.5.12.8. I/O Buffer Instantiation
1.5.12.9. Board and Trace Termination (ボードおよびトレース終端)
1.5.12.10. Double-Counting Compensation Circuitry (ダブルカウント補正回路)
1.5.12.11. Simulation Analysis
インテルのみ表示可能 — GUID: mwh1410471115882
Ixiasoft
1.5.3.2. ダブルカウント問題への解決策
ダブルカウントを考慮して測定値を調整するには、結果を加算する前に、HSPICEモデルで選択された出力バッファーの任意の箇所とFPGAピンの間の遅延をtCOまたはtPDのいずれかより減算する必要があります。減算する遅延は、2つの測定間で共通する負荷にも基づいている必要があります。これは、HSPICEモデルの測定を繰り返すことで実行されますが、tCOの測定に インテル® Quartus® Prime開発ソフトウェアが使用するものと同じ負荷が使用されます。
図 11. 出力タイミングに使用される共通のテスト負荷
tTESTLOADが既知の場合、FPGAロジックからボード上の信号のデスティネーションまでの出力信号が合計遅延として算出されるため、ダブルカウントが考慮されています。
tdelay = tCO+(tPD-tTESTLOAD)
インテル® Quartus® Prime開発ソフトウェアのHSPICE Writerが生成するコンフィグレーション済みのシミュレーション・ファイルは、計算に基づいて自動的にダブルカウント問題を考慮に入れるようにデザインされています。