インテル® Quartus® Primeプロ・エディション ユーザーガイド: PCBデザインツール

ID 683768
日付 11/04/2020
Public
ドキュメント目次

1.5.3.2. ダブルカウント問題への解決策

ダブルカウントを考慮して測定値を調整するには、結果を加算する前に、HSPICEモデルで選択された出力バッファーの任意の箇所とFPGAピンの間の遅延をtCOまたはtPDのいずれかより減算する必要があります。減算する遅延は、2つの測定間で共通する負荷にも基づいている必要があります。これは、HSPICEモデルの測定を繰り返すことで実行されますが、tCOの測定に インテル® Quartus® Prime開発ソフトウェアが使用するものと同じ負荷が使用されます。
図 11. 出力タイミングに使用される共通のテスト負荷

tTESTLOADが既知の場合、FPGAロジックからボード上の信号のデスティネーションまでの出力信号が合計遅延として算出されるため、ダブルカウントが考慮されています。

tdelay = tCO+(tPD-tTESTLOAD)

インテル® Quartus® Prime開発ソフトウェアのHSPICE Writerが生成するコンフィグレーション済みのシミュレーション・ファイルは、計算に基づいて自動的にダブルカウント問題を考慮に入れるようにデザインされています。