インテルのみ表示可能 — GUID: mwh1410471167238
Ixiasoft
1.5.1. サポートされているデバイスとシグナリング
1.5.2. HSPICEシミュレーション・キットへのアクセス
1.5.3. HSPICEシミュレーションにおけるダブルカウント問題
1.5.4. HSPICE Writerツールのフロー
1.5.5. HSPICEシミュレーションの実行
1.5.6. 出力シミュレーションの結果の解釈
1.5.7. 入力シミュレーションの結果の解釈
1.5.8. 表形式のシミュレーション結果の表示および解釈
1.5.9. グラフ形式のシミュレーション結果の表示
1.5.10. HSPICEシミュレーションに基づいたデザインの調整
1.5.11. I/O HSPICEシミュレーション・デッキのサンプル入力
1.5.12. I/O HSPICEシミュレーション・デッキのサンプル出力
1.5.13. 高度なトピック
1.5.12.1. Header Comment
1.5.12.2. Simulation Conditions
1.5.12.3. Simulation Options
1.5.12.4. Constant Definition
1.5.12.5. I/O Buffer Netlist
1.5.12.6. Drive Strength
1.5.12.7. スルーレートと遅延チェーン
1.5.12.8. I/O Buffer Instantiation
1.5.12.9. Board and Trace Termination (ボードおよびトレース終端)
1.5.12.10. Double-Counting Compensation Circuitry (ダブルカウント補正回路)
1.5.12.11. Simulation Analysis
インテルのみ表示可能 — GUID: mwh1410471167238
Ixiasoft
4.5.2. Cadence Allegro Design Entry HDLソフトウェアを使用したシンボルのインスタンス化
Cadence Allegro PCB Librarian Part Developerツールで新しいシンボルを保存した後、Cadence Allegro Design Entry HDLスケマティックでそのシンボルをインスタンス化するには次の手順を実行します。
- Cadence Allegro Project Managerツールで、ボード・デザイン・フローに切り替えます。
- FlowsメニューのBoard Designをクリックします。
- Cadence Allegro Design Entry HDLソフトウェアを起動するには、Design Entryをクリックします。
- 新しく作成したシンボルを回路図に追加するには、ComponentメニューのAddをクリックします。Add Componentダイアログボックスが表示されます。
- 新しいシンボル・ライブラリーの位置を選択し、セルのリストから作成したセルの名前を選択します。
シンボルは、回路図での配置に向けてカーソルに接続されます。シンボルをスロットに分割するには、シンボルを右クリックしてVersionを選択し、回路図での配置の対象となるスロットを選択します。
関連情報