インテルのみ表示可能 — GUID: mwh1410471097979
Ixiasoft
1.5.1. サポートされているデバイスとシグナリング
1.5.2. HSPICEシミュレーション・キットへのアクセス
1.5.3. HSPICEシミュレーションにおけるダブルカウント問題
1.5.4. HSPICE Writerツールのフロー
1.5.5. HSPICEシミュレーションの実行
1.5.6. 出力シミュレーションの結果の解釈
1.5.7. 入力シミュレーションの結果の解釈
1.5.8. 表形式のシミュレーション結果の表示および解釈
1.5.9. グラフ形式のシミュレーション結果の表示
1.5.10. HSPICEシミュレーションに基づいたデザインの調整
1.5.11. I/O HSPICEシミュレーション・デッキのサンプル入力
1.5.12. I/O HSPICEシミュレーション・デッキのサンプル出力
1.5.13. 高度なトピック
1.5.12.1. Header Comment
1.5.12.2. Simulation Conditions
1.5.12.3. Simulation Options
1.5.12.4. Constant Definition
1.5.12.5. I/O Buffer Netlist
1.5.12.6. Drive Strength
1.5.12.7. スルーレートと遅延チェーン
1.5.12.8. I/O Buffer Instantiation
1.5.12.9. Board and Trace Termination (ボードおよびトレース終端)
1.5.12.10. Double-Counting Compensation Circuitry (ダブルカウント補正回路)
1.5.12.11. Simulation Analysis
インテルのみ表示可能 — GUID: mwh1410471097979
Ixiasoft
1.3.2. 出力ファイルの生成
IBISおよびHSPICEモデルファイルは、 インテル® Quartus® Prime開発ソフトウェアによってデフォルトでは生成されません。各プロジェクトのコンパイル時にファイルを生成または更新するには、生成するファイルの種類とファイルを保存する位置をプロジェクト設定で選択します。
インテル® Quartus® Prime開発ソフトウェアのIBIS WriterおよびHSPICE Writerは、通常のプロジェクト・コンパイル時にEDA Netlist Writerの一部として実行されます。プロジェクト設定でいずれかのWriterがオンになっている場合、IBISファイルまたはHSPICEファイルが作成され、指定した位置に格納されます。IBISの場合、すべての割り当て済みのピンの情報を含む1つのファイルが生成されます。HSPICEファイルを生成すると、割り当てたピンそれぞれに個別のファイルが作成されます。EDA Netlist Writerは、 インテル® Quartus® Prime開発ソフトウェアまたはコマンドラインでフルコンパイルとは別に実行可能です。