インテル® Quartus® Primeプロ・エディション ユーザーガイド: PCBデザインツール

ID 683768
日付 11/04/2020
Public
ドキュメント目次

1.1.1. HSPICEモデルおよびIBISモデルを使用したシグナル・インテグリティーのシミュレーション

インテル® Quartus® Prime開発ソフトウェアは、ビルトインのHSPICE Writerを使用して、正確なHSPICEモデルをエクスポートすることが可能です。 これらの完全なHSPICEモデルを Synopsys* HSPICEで使用することで、シグナル・インテグリティーのシミュレーションが実行可能です。 インテル® Quartus® Prime IBIS Writerを使用することで、FPGA I/OバッファーのIBISモデルも簡単に作成することができます。

これらの完全なHSPICEモデルは Synopsys* HSPICEで、シグナル・インテグリティーのシミュレーションを実行することが可能です。

IBISモデルは、 Mentor Graphics* HyperLynx* ソフトウェアなどのIBISモデルをサポートする任意のサードパーティー・シミュレーション・ツールに統合可能です。業界標準のモデル定義ファイルを迅速に作成できるので、ボードレベルのシグナル・インテグリティーの改善に役立つデータを提供する正確なシミュレーションを構築することができます。

インテル® Quartus® Prime開発ソフトウェアでは、I/OのIBISモデルおよびHSPICEモデルが作成可能であるため、費用のかかるボートのリスピンが必要となる前に問題を回避することができます。一般的に、正確なシミュレーションの作成および実行は、困難で時間を要します。 インテル® Quartus® Prime開発ソフトウェアに搭載されたツールは、各デザインに特化したモデルをコンフィグレーションすることで、I/Oモデルのセットアップおよび作成を自動化します。これらのツールを使用することで、正確なシミュレーションを迅速にセットアップおよび実行し、FPGAとボードデザインの指針となるデータを取得することができます。

SSNおよびその回避方法の詳細については、AN 315: Guidelines for Designing High-Speed FPGA PCBsを参照してください。

インテルFPGAデバイスに関するシグナル・インテグリティーの基本的な概念およびその詳細については、 Intel Signal & Power Integrity Centerを参照してください。