インテルのみ表示可能 — GUID: mwh1410471112448
Ixiasoft
1.5.1. サポートされているデバイスとシグナリング
1.5.2. HSPICEシミュレーション・キットへのアクセス
1.5.3. HSPICEシミュレーションにおけるダブルカウント問題
1.5.4. HSPICE Writerツールのフロー
1.5.5. HSPICEシミュレーションの実行
1.5.6. 出力シミュレーションの結果の解釈
1.5.7. 入力シミュレーションの結果の解釈
1.5.8. 表形式のシミュレーション結果の表示および解釈
1.5.9. グラフ形式のシミュレーション結果の表示
1.5.10. HSPICEシミュレーションに基づいたデザインの調整
1.5.11. I/O HSPICEシミュレーション・デッキのサンプル入力
1.5.12. I/O HSPICEシミュレーション・デッキのサンプル出力
1.5.13. 高度なトピック
1.5.12.1. Header Comment
1.5.12.2. Simulation Conditions
1.5.12.3. Simulation Options
1.5.12.4. Constant Definition
1.5.12.5. I/O Buffer Netlist
1.5.12.6. Drive Strength
1.5.12.7. スルーレートと遅延チェーン
1.5.12.8. I/O Buffer Instantiation
1.5.12.9. Board and Trace Termination (ボードおよびトレース終端)
1.5.12.10. Double-Counting Compensation Circuitry (ダブルカウント補正回路)
1.5.12.11. Simulation Analysis
インテルのみ表示可能 — GUID: mwh1410471112448
Ixiasoft
1.5.3. HSPICEシミュレーションにおけるダブルカウント問題
正確なモデルを使用したI/Oのシミュレーションは、ボードが構築される前の段階で、FPGAのI/Oタイミングとボードのシグナル・インテグリティーの問題の検出および修正に非常に役立ちます。ただし、このようなシミュレーションの有用性は、使用されるモデルの精度、およびシミュレーションが正しく設定され実行されるかどうかが直接関係します。
FPGAの出力信号に向けて作成したモデルとシミュレーションの精度を確実にするには、 インテル® Quartus® Prime開発ソフトウェアのtCOタイミングとシミュレーション・ベースのボード遅延間のタイミングハンドオフを考慮する必要があります。このハンドオフが正しく処理されない場合、計算された遅延は、遅延の一部を2回カウントしてしまうか、あるいは一部の遅延を完全にカウント仕損じる可能性があります。