インテル® Quartus® Primeプロ・エディション ユーザーガイド: PCBデザインツール

ID 683768
日付 11/04/2020
Public
ドキュメント目次

1.5.11.10. Simulation Analysis

シミュレーション・ファイルのSimulation Analysisブロックは、ソースからFPGAピンまでの伝播遅延を測定する目的でコンフィグレーションされています。遅延のソースとエンドポイントの両方が、波形の50% VCCNクロスポイントに対して参照されます。

Simulation Analysisブロック

* Simulation Analysis Setup

* Print out the voltage waveform at both the source and the pin
.print tran v(source)  v(pin)
.tran 0.020ns 17ns

* Measure the propagation delay from the source pin to the pin
* referenced against the 50% voltage threshold crossing point

.measure TRAN tpd_rise TRIG v(source) val=’vcn*0.5’ rise=1
+ TARG v(pin) val =’vcn*0.5’ rise=1
.measure TRAN tpd_fall TRIG v(source) val=’vcn*0.5’ fall=1
+ TARG v(pin) val =’vcn*0.5’ fall=1