インテルのみ表示可能 — GUID: mwh1410471132846
Ixiasoft
1.5.1. サポートされているデバイスとシグナリング
1.5.2. HSPICEシミュレーション・キットへのアクセス
1.5.3. HSPICEシミュレーションにおけるダブルカウント問題
1.5.4. HSPICE Writerツールのフロー
1.5.5. HSPICEシミュレーションの実行
1.5.6. 出力シミュレーションの結果の解釈
1.5.7. 入力シミュレーションの結果の解釈
1.5.8. 表形式のシミュレーション結果の表示および解釈
1.5.9. グラフ形式のシミュレーション結果の表示
1.5.10. HSPICEシミュレーションに基づいたデザインの調整
1.5.11. I/O HSPICEシミュレーション・デッキのサンプル入力
1.5.12. I/O HSPICEシミュレーション・デッキのサンプル出力
1.5.13. 高度なトピック
1.5.11.1. Header Comment
1.5.11.2. Simulation Conditions
1.5.11.3. Simulation Options
1.5.11.4. Constant Definition
1.5.11.5. Buffer Netlist
1.5.11.6. Drive Strength
1.5.11.7. I/O Buffer Instantiation
1.5.11.8. Board Trace and Termination
1.5.11.9. Stimulus Model
1.5.11.10. Simulation Analysis
Simulation Analysisブロック
1.5.12.1. Header Comment
1.5.12.2. Simulation Conditions
1.5.12.3. Simulation Options
1.5.12.4. Constant Definition
1.5.12.5. I/O Buffer Netlist
1.5.12.6. Drive Strength
1.5.12.7. スルーレートと遅延チェーン
1.5.12.8. I/O Buffer Instantiation
1.5.12.9. Board and Trace Termination (ボードおよびトレース終端)
1.5.12.10. Double-Counting Compensation Circuitry (ダブルカウント補正回路)
1.5.12.11. Simulation Analysis
インテルのみ表示可能 — GUID: mwh1410471132846
Ixiasoft
1.5.11.10. Simulation Analysis
シミュレーション・ファイルのSimulation Analysisブロックは、ソースからFPGAピンまでの伝播遅延を測定する目的でコンフィグレーションされています。遅延のソースとエンドポイントの両方が、波形の50% VCCNクロスポイントに対して参照されます。
Simulation Analysisブロック
* Simulation Analysis Setup * Print out the voltage waveform at both the source and the pin .print tran v(source) v(pin) .tran 0.020ns 17ns * Measure the propagation delay from the source pin to the pin * referenced against the 50% voltage threshold crossing point .measure TRAN tpd_rise TRIG v(source) val=’vcn*0.5’ rise=1 + TARG v(pin) val =’vcn*0.5’ rise=1 .measure TRAN tpd_fall TRIG v(source) val=’vcn*0.5’ fall=1 + TARG v(pin) val =’vcn*0.5’ fall=1