HDMI Intel® FPGA IPユーザーガイド

ID 683798
日付 12/04/2023
Public
ドキュメント目次

9.4.1. HDMIシンクのCV2AXIレジスターの概要

表 150.  HDMIシンクのCV2AXIレジスターの概要
ベースアドレス 0x100
アドレス レジスター 詳細
0x50 STATUS CV2AXIステータスレジスター

STATUS (0x50) の表を参照してください。

0x51 RESERVED 予約済み
0x52 ACTIVE_SAMPLE_COUNT CV2AXIアクティブサンプル数

ACTIVE SAMPLE COUNT (0x52) の表を参照してください。

0x53 F0_ACTIVE_LINE_COUNT CV2AXI F0アクティブライン数

F0_ACTIVE_LINE_COUNT (0x53) の表を参照してください。

0x54 F1_ACTIVE_LINE_COUNT CV2AXI F1アクティブライン数

F1_ACTIVE_LINE_COUNT (0x54) の表を参照してください。

0x55 TOTAL_SAMPLE_COUNT CV2AXI総サンプル数

TOTAL_SAMPLE_COUNT (0x55) の表を参照してください。

0x56 F0_TOTAL_LINE_COUNT CV2AXI F0総ライン数

F0_TOTAL_LINE_COUNT (0x56) の表を参照してください。

0x57 F1_TOTAL_LINE_COUNT CV2AXI F1総ライン数

F1_TOTAL_LINE_COUNT (0x57) の表を参照してください。

0x58 - 0x5B RESERVED 予約済み
0x5C COLOR_PATTERN CV2AXIカラーパターン

COLOR_PATTERN (0x5C) の表を参照してください。

0x5D – 0x63 RESERVED 予約済み
0x64 CONTROL CV2AXIコントロール・レジスター

Control (0x64) の表を参照してください。