HDMI Intel® FPGA IPユーザーガイド

ID 683798
日付 12/04/2023
Public
ドキュメント目次

9.2.2.22. VIDEO_MODE_VERTICAL_SYNC_POLARITY (0x6C)

表 122.  VIDEO_MODE_VERTICAL_SYNC_POLARITY (0x6C)
フィールド名 ビット アクセス 詳細 リセット
Reserved 31:1
Video mode vertical sync polarity 0 RW
  • 正の垂直同期極性の場合は1に設定します。
  • 負の垂直同期極性の場合は0に設定します。
0x0