HDMI Intel® FPGA IPユーザーガイド

ID 683798
日付 12/04/2023
Public
ドキュメント目次

4.3.1.14.1. HDMIビデオストリームのVIPパススルー

特定のデザイン例では、HDMI RXコアからのビデオデータ出力と同期信号をVIPデータパスを介してループすることができます。

Clocked Video Input II (CVI II) Intel® FPGA IPコアは、クロック入力されるビデオ形式をAvalon-STビデオに変換します。クロック入力されるビデオの水平および垂直ブランキングを除去し、アクティブな画像データのみを残します。

  • このIPコアはクロック・クロッシング機能を提供するため、異なる周波数で動作するビデオ形式がシステムに入るようになります。
  • このIPコアはまた、クロック入力されるビデオの形式を検出し、その情報を一連のレジスターで提供します。
  • Nios IIプロセッサーはこの情報を使用して、VIPパススルーデザインのCVO IPコアのビデオフレーム・モード・レジスターをリコンフィグレーションします。

Video Frame Buffer II Intel® FPGA IPコアでは、ビデオフレームを外部RAMにバッファーします。

  • このIPコアはダブル・バッファリングとトリプル・バッファリングをサポートし、フレームのドロップとリピートに向けたさまざまなオプションを備えます。
  • バッファリング・オプションを使用することで、データパスのスループットの問題を解決し、単純なフレームレート変換を実行することができます。

VIPパススルーデザインでは、HDMIソースのPLLとシンクのPLLで別々のクロックソースをリファレンスとして使用することができます。ただし、VIPバイパスデザインでは、HDMIソースのPLLとシンクのPLLで同じクロックソースをリファレンスに使用する必要があります。

Clocked Video Output II (CVO II) Intel® FPGA IPコアでは、フロー制御型のAvalon-STビデオプロトコルからクロック入力型のビデオにデータを変換します。

  • このIPコアはクロック・クロッシング機能を提供するため、異なる周波数で動作するビデオ形式をシステムから作成することができます。
  • Avalon-STビデオをクロック入力されるビデオにフォーマットします。Avalon-STビデオ・コントロール・パケットおよびアクティブ画像パケットを使用して、水平および垂直ブランキングを挿入し、水平および垂直同期情報を生成します。
  • ビデオフレームはモードレジスターを使用して記述されます。このレジスターには、Avalon-MMコントロール・ポートを介してアクセスします。
表 18.  VIPパススルーデザインとVIPバイパスデザインの違い
VIPパススルーデザイン VIPバイパスデザイン
  • HDMIのソースPLLとシンクPLLのリファレンスに異なるクロックソースを使用することが可能
  • 特定のビデオのみを示す: 640×480p60720×480p601280×720p601920×1080p603840×2160p24
  • HDMIのソースPLLとシンクPLLのリファレンスを同じクロックソースにする必要がある
  • すべてのビデオ形式を示す
表 19.  サポートされるデバイスにおけるVIPパススルーとVIPバイパスのオプション
デバイスファミリー クロックあたりのシンボル数 HDMI仕様のサポート Bitec HDMI HSMC 2.0ドーターカード ディレクトリー VIPパススルー VIPバイパス
Arria V 2 1.4b HSMC (Rev8) av_sk サポートあり サポートあり
4 2.0b HSMC (Rev8) av_sk_hdmi2 サポートなし サポートあり
Stratix V 2 2.0b HSMC (Rev8) sv_hdmi2 サポートなし サポートあり