HDMI Intel® FPGA IPユーザーガイド

ID 683798
日付 12/04/2023
Public
ドキュメント目次

1. HDMI Intel® FPGA IPクイック・リファレンス

更新対象:
インテル® Quartus® Prime デザインスイート 23.4
IPバージョン 19.7.3
この翻訳版は参照用であり、翻訳版と英語版の内容に相違がある場合は、英語版が優先されるものとします。翻訳版は、資料によっては英語版の更新に対応していない場合があります。最新情報につきまし ては、必ず英語版の最新資料をご確認ください。
Intel® FPGA High-Definition Multimedia Interface (HDMI) IPは、次世代のビデオ・ディスプレイ・インターフェイス・テクノロジーをサポートします。
このHDMI Intel® FPGA IPは、 インテル® FPGA IPライブラリーの一部で、 インテル® Quartus® Prime開発ソフトウェアとともに提供されるものです。
注: このドキュメントの情報はすべて、特に明記されていない限り、 インテル® Quartus® Primeプロ・エディションに関して述べています。
情報 詳細
IPの情報 コアの特長
  • High-Definition Multimedia Interface (HDMI) Specificationバージョン1.4、2.0b、および 2.1 に準拠
  • 単一のデバイス・トランシーバー・クアッドでトランスミッターとレシーバーをサポート
  • HDMI 2.0では最大600MHz、HDMI 2.1では最大1,200MHzのピクセル周波数をサポート
  • HDMI 2.1の固定レートリンク (FRL) をサポート
  • RGBおよびYCbCr 444、422、および420のカラーモードをサポート
  • 標準H-SYNC、V-SYNC、データイネーブル、RGBビデオ形式、およびYCbCrビデオ形式に対応
  • 2チャネルと8チャネルのレイアウトで最大32のオーディオチャネルをサポート
  • コンポーネントあたり8、10、12、または16ビット (bpc) をサポート
  • シングルリンクのDVI (Digital Visual Interface) をサポート
  • HDR (High Dynamic Range) InfoFrameの挿入とフィルタリングをサポート (提供されているデザイン例を使用)
  • インテル® Arria® 10および インテル® Stratix® 10デバイスにおいてHDCP (High-bandwidth Digital Content Protection) 機能をサポート
  • HDMI 2.1のVRR (可変リフレッシュ・レート) とALLM (自動低遅延モード) をサポート
一般的なアプリケーション
  • PCとモニター内のインターフェイス
  • 外部ディスプレイ接続 (PCとモニターまたはプロジェクター間、PCとテレビ間、またはDVDプレーヤーなどのデバイスとテレビ・ディスプレイ間のインターフェイスなど)
デバイスファミリー Agilex® 7 Fタイル、 インテル® Stratix® 10 (HタイルおよびLタイル)、 インテル® Arria® 10 インテル® Cyclone® 10 GX Arria® V、および Stratix® V FPGAデバイスをサポート
注: HDMI 2.1でFRLを有効にしている場合は、 Agilex® 7 Fタイル、 インテル® Stratix® 10、および インテル® Arria® 10デバイスのみをサポートします。
デザインツール
  • インテル® Quartus® Prime開発ソフトウェア (IPデザインのインスタンス化およびコンパイルに使用)
  • インテル® Quartus® Prime開発ソフトウェアのタイミング・アナライザー (タイミング解析に使用)
  • ModelSim* - Intel® FPGA Edition ModelSim* - Intel® FPGA Starter Edition Riviera-PRO* VCS* MX Xcelium* Parallelソフトウェア (デザインのシミュレーションに使用)
注: HDCP (High-bandwidth Digital Content Protection) 機能は、 インテル® Quartus® Primeプロ・エディションに含まれていません。HDCP機能を利用する場合は、HDCP Intel® FPGA IPコアのページからインテルまでお問い合わせください。