HDMI Intel® FPGA IPユーザーガイド

ID 683798
日付 12/04/2023
Public
ドキュメント目次

9.1.1.35. SCDC_FRL_CONTROL (0x031)

表 99.  SCDC_FRL_CONTROL (0x031)
フィールド名 ビット アクセス 詳細 リセット
SCDC frl pattern 31:16 RW

TXコアの各レーンで送信するリンク・トレーニング・パターン・オプションを示します。

scdc_frl_pattern[3:0]: レーン0のリンク・トレーニング・パターン・オプション

scdc_frl_pattern[7:4]: レーン1のリンク・トレーニング・パターン・オプション

scdc_frl_pattern[11:8]: レーン2のリンク・トレーニング・パターン・オプション

scdc_frl_pattern[15:12]: レーン3のリンク・トレーニング・パターン・オプション

リンク・トレーニング・パターンのオプション

0x0: リンク・トレーニング・パターンなし

0x1: すべて1のパターン

0x2: すべて0のパターン

0x3: ナイキスト・クロックパターン

0x4: TxFFE準拠のテストパターン

0x5: LFSR

00x6: LFSR

10x7: LFSR

20x8: LFSR 3

0x0
Reserved 15:5
SCDC FRL rate 4:1 RW

HDMI TXのFRLレート (リンクレートとレーン数) を指定します。

0x0: FRLを無効にします

0x1: 3レーンで、1レーンあたり3Gbpsの固定レートリンク

0x2: 3レーンで、1レーンあたり6Gbpsの固定レートリンク

0x3: 4レーンで、1レーンあたり6Gbpsの固定レートリンク

0x4: 4レーンで、1レーンあたり8Gbpsの固定レートリンク

0x5: 4レーンで、1レーンあたり10Gbpsの固定レートリンク

0x6: 4レーンで、1レーンあたり12Gbpsの固定レートリンク

0x0
SCDC FRL start 0 RW 1に設定すると、HDMI TXコアは通常のビデオデータを送信します。

0に設定すると、HDMI TXコアはリンク・トレーニング・パターン・データを送信します。

0x0