HDMI Intel® FPGA IPユーザーガイド

ID 683798
日付 12/04/2023
Public
ドキュメント目次

6.1.6. シンクの補助データポート

補助ポートは、外部メモリーに接続されます。 このポートを使用すると、メモリーにパケットを書き込み、HDMIコアの外部で使用することができます。

コアでは、受信するパケットのヘッダーバイトを使用してデータポートのアドレスを計算します。コアは、パケットタイプの0から15を連続するメモリー領域に書き込みます。

図 54. AUXパケット・レジスター・インターフェイスの一般的なアプリケーション次の図は、補助データポートの一般的なアプリケーションを示しています。
表 45.  補助パケット・メモリーマップ
メモリー開始アドレス パケット名
0 NULL PACKET
4 Audio Clock Regeneration (N/CTS)
8 Audio Sample
12 General Control
16 ACP Packet
20 ISRC1 Packet
24 ISRC2 Packet
28 One Bit Audio Sample Packet 5.3.9
32 DST Audio Packet
36 High Bitrate (HBR) Audio Stream Packet
40 Gamut Metadata Packet
44 3D Audio Sample Packet
48 One Bit 3D Audio Sample Packet
52 Audio Metadata Packet
56 Multi-Stream Audio Sample Packet
60 One Bit Multi-Stream Audio Sample Packet
64 Vendor-Specific InfoFrame
68 AVI InfoFrame
72 Source Product Descriptor InfoFrame
76 Audio InfoFrame
80 MPEG Source InfoFrame
84 TSC VBI InfoFrame
88 Dynamic Range and Mastering InfoFrame
表 46.  パケットペイロードのデータバイト次の表に、各パケットペイロードのデータバイト表現形式を示します。
ワードオフセット バイトオフセット
8 7 6 5 4 3 2 1 0
0 PB22 PB21 PB15 PB14 PB8 PB7 PB1 PB0 HB0
1 PB24 PB23 PB17 PB16 PB10 PB9 PB3 PB2 HB1
2 PB26 PB25 PB19 PB18 PB12 PB11 PB5 PB4 HB2
3 BCH3 PB27 BCH2 PB20 BCH1 PB13 BCH0 PB6 HBCH0
注: パケットフィールド (PB0-PB26) に関しては、HDMI 1.4b Specification (Chapter 8.2.1) に記載されています。