HDMI Intel® FPGA IPユーザーガイド

ID 683798
日付 12/04/2023
Public
ドキュメント目次

6.1.8. Status and Control Data Channel (SCDC) インターフェイス

HDMI 2.0b以降の機能を使用するアプリケーションでは、コアはSCDCレジスターへのメモリー・スレーブポートを提供します。

このメモリー・スレーブポートは、I2Cスレーブ・コンポーネントに接続します。SCDCインターフェイスからの TMDS_Bit_clock_Ratio 出力では、コアでTMDSビットレート/TMDSクロックレート比の40を必要とすることを示します。このビットは、SCDCレジスターの対応するフィールドにも格納されます。

HDMI 2.0b Specification の要件では、コネクターからの5V入力がある場合、およびHPD信号の状態に対してコアで応答するように示されています。5V入力とHPD信号は、レジスターメカニズムの更新に使用されます。これらの信号は i2c_clk クロックドメインに同期しています。コアの外部でHPD信号に100ミリ秒の遅延を作成する必要があります。

Status and Control Data Channelの詳細は、HDMI 2.0b Specification Chapter 10.4 を参照してください。レジスターのアドレスマップは、HDMI 2.0b Specification で示されています。