F-タイル25GイーサネットIntel® FPGA IPユーザーガイド

ID 750198
日付 2/09/2023
Public
ドキュメント目次

7.7. クロック信号

F-Tile Reference and System PLL Clocks Intel® FPGA IPにより i_clk_ref および i_clk_sys クロックが生成されます。このクロックにより (IPコア) を駆動します。

表 19.  クロック信号
信号名 入力/出力 概要
i_clk_ref 入力 1

156.25 MHz トランシーバー基準クロック。この周波数は、F-タイル リファレンスおよびシステムPLLクロック Intel® FPGA IP FGT refclk 周波数 IP パラメーターで指定する必要があります。

この信号を F-タイルのリファレンスおよびシステムPLLクロック Intel® FPGA IPout_refclk_fgt_<i>出力信号に接続します。

i_clk_sys 入力 1

805.6640625 MHz イーサネット・システム・クロック。この周波数は F-タイルのリファレンスとシステムPLLクロック Intel® FPGA IP Mode of system PLL IPパラメーターで指定する必要があります。

この信号を F-タイルのリファレンスおよびシステムPLLクロック Intel® FPGA IPout_systempll_clk_<i>信号に接続します。