インテルのみ表示可能 — GUID: rmf1513215021840
Ixiasoft
2.2. 特性
この IP コアは、25 Gigabit Ethernet Consortiumの25G & 50G Ethernet Specification, Draft 1.6に準拠してデザインされており、IEEE 802.3by 25Gb Ethernet仕様に加えて、IEEE Web サイト(www.ieee.org)で入手可能な IEEE 802.3ba-2012 高速イーサネット標準にも準拠して設デザインされています。 MAC は、遅延を最適化するための RX カットスルー フレーム処理を提供します。 IP は次の機能をサポートしています。
- PHY の機能:
- IEEE 802.3-2018 Ethernet Standard Clause 107 for 25GBASE-R.
- IEEE 802.3-2018 Ethernet Standard Clause 108 optional soft Reed-Solomon forward error correction (RS-FEC).
- IEEE 802.3-2018 Ethernet Standard Clause 109 elective physical medium attachment (PMA) for interface to 25GBASE-SR optical PMD transceiver.
- フレーム構造制御機能:
- Support for jumbo packets, defined as packets greater than 1500 bytes.
- Receive (RX) CRC removal and pass-through control.
- Transmit (TX) CRC generation and insertion.
- RX and TX preamble pass-through option for applications that require proprietary user management information transfer.
- TX automatic frame padding to meet the 64-byte minimum Ethernet frame length.
- フレームの監視と統計:
- RX CRC checking and error reporting.
- RX malformed packet checking per IEEE specification.
- Optional statistics counters.
- Optional fault signaling detects and reports local fault and generates remote fault, with IEEE 802.3ba-2012 Ethernet Standard Clause 46 support.
- Unidirectional transport as defined in Clause 66 of the IEEE 802.3-2012 Ethernet Standard.
- フロー制御:
- Standard IEEE 802.3 Clause 31 and Priority-Based IEEE 802.1Qbb flow control.
- デバッグおよびテスト容易性の機能:
- 自己診断テスト用のシリアル・トランシーバーでのプログラム可能なシリアル PMA ローカル ループバック (TX から RX)。
- TX エラー挿入機能。
- RSFEC TX エラー挿入機能。
- ユーザー・システム・インターフェース:
- Avalon® IP 制御およびステータスレジスターにアクセスするためのメモリーマップされた管理インターフェイス。
- Avalon® ストリーミング・データ・パス・インターフェイスはクライアントロジックに接続します。
- Avalon® ストリーミング TX インターフェイスの設定可能なレディー・レイテンシーは 0 または 3 クロックサイクルです。
- ハードウェアおよびソフトウェアのリセット制御。
イーサネット・プロトコルの詳細仕様については、IEEE 802.3-2015 High Speed Ethernet Standard を参照してください。
関連情報