F-タイル25GイーサネットIntel® FPGA IPユーザーガイド

ID 750198
日付 2/09/2023
Public
ドキュメント目次

7.8. リセット信号

IPコアにはソフトリセット入力が4つあります。このリセットは非同期です。また、内部で同期されます。
表 20.  リセット信号

信号

入力/出力

説明

i_rst_n 入力 アクティブローのリセット非同期信号。までディアサートしないでください。 o_rst_ack_nをディアサートします。
  • TX PCS を含むTX インターフェイスをリセットします。
  • RX PCS を含むRX インターフェイスをリセットします。
  • TX PMA と TX EMIB をリセットします。
  • RX PMA と RX EMIB をリセットします。

このリセットにより、o_rst_ack_n出力信号がアサートされます。

o_rst_ack_n 出力 i_rst_nに対するアクティブ Low の非同期肯定応答信号。

o_rst_ack_nがアサートされるまでi_rst_nをディアサートしないでください。

i_tx_rst_n 入力 アクティブLowリセット非同期信号。TX PCS、TX MAC、TX PMA、およびTX EMIBを含むTXデータパス全体をリセットします。o_rst_ack_n がアサートされるまではデアサートしないでください。
o_tx_rst_ack_n 出力 i_tx_rst_nのアクティブLowの非同期確認信号。 o_tx_rst_ack_nがアサートされるまで、i_tx_rst_nをディアサートしないでください。
i_rx_rst_n 入力

アクティブLowリセット非同期信号。RX PCS、RX MAC、RX PMA、およびRX EMIBを含むRXデータパス全体をリセットします。o_rst_ack_n がアサートされるまではデアサートしないでください。

o_rx_rst_ack_n 出力 i_rx_rst_nのアクティブLowの非同期確認信号。o_rx_rst_ack_nがアサートされるまで、i_rx_rst_nをディアサートしないでください。
reconfig_reset 入力 アクティブ High の再構成リセット信号。ソフト レジスタ (CSR) を含む、トランシーバおよびイーサネットリコンフィグレーション・クロック・ドメイン全体をリセットします。

このリセットは、電源投入後またはコンフィギュレーション中にアサートする必要があります。reconfig_clkは、このリセットをディアサートする前に、安定している必要があります。

csr_rst_n 入力

アクティブLowのハードリセット。MAC 制御、ステータス、および統計レジスタをリセットします。