インテル® Arria® 10デバイス・データシート

ID 683771
日付 6/26/2020
Public
ドキュメント目次

ASコンフィグレーションのタイミング

表 81.   インテル® Arria® 10デバイスのAS ×1およびAS ×4コンフィグレーションのASタイミング・パラメーター

デバイスを初期化する際、内部オシレーターをクロックソースとして選択する場合にのみ、この最小値および最大値が適用されます。

tCF2CD、tCF2ST0、tCFG、tSTATUS、およびtCF2ST1タイミング・パラメーターは、 インテル® Arria® 10デバイスのPSタイミング・パラメーターの表にリストされているパッシブシリアル (PS) モードのタイミング・パラメーターと同じです。

シンボル パラメーター 最小値 最大値 単位
tCO DCLK falling edge to AS_DATA0/ASDO output 2 ns
tSU Data setup time before falling edge on DCLK 1 ns
tDH Data hold time after falling edge on DCLK 1.5 ns
tCD2UM CONF_DONE high to user mode 175 830 μs
tCD2CU CONF_DONE high to CLKUSR enabled 4 ×最大DCLK周期
tCD2UMC CONF_DONE high to user mode with CLKUSR option on tCD2CU+ (600 × CLKUSR周期)