インテル® Arria® 10デバイス・データシート

ID 683771
日付 6/26/2020
Public
ドキュメント目次

DPAロック時間の仕様

図 2. DPA PLLキャリブレーションがイネーブルされたDPAロック時間の仕様
表 48.   インテル® Arria® 10デバイスのDPAロック時間の仕様この仕様は、拡張グレードと工業用グレードの両方に適用されます。DPAロック時間は1チャネル分です。1つのデータ遷移は、0から1または1から0への遷移として定義されます。
規格 トレーニング・パターン トレーニング・パターン1回に発生するデータ遷移数 256データ遷移ごとの反復数  82 最大データ遷移
SPI-4 00000000001111111111 2 128 640
Parallel Rapid I/O 00001111 2 128 640
10010000 4 64 640
その他 10101010 8 32 640
01010101 8 32 640
82 これは、記載されたトレーニング・パターンが256のデータ変遷を実現するための反復数です。