インテル® Arria® 10デバイス・データシート

ID 683771
日付 6/26/2020
Public
ドキュメント目次

メモリー出力クロックジッターの仕様

表 55.   インテル® Arria® 10デバイスのメモリー出力クロックジッターの仕様

クロックジッターの仕様は、I/O PLLによってクロック供給されるメモリー出力クロックピン、または指定されたPHYクロック・ネットワーク上に配線されたPLL出力によってクロック供給される差動信号スプリッターおよびダブルデータI/O回路を使用して生成されたメモリー出力クロックピンに適用されます。インテルでは、ジッターのパフォーマンスを向上させるには、PHYクロック・ネットワークの使用をお勧めします。

メモリー出力クロックジッターは、10 psのピーク・ツー・ピーク入力ジッターが14シグマに相当するビット・エラー・レート (BER) 10–12で適用されている場合に適用可能です。

プロトコル パラメーター シンボル SmartVID以外 SmartVID (–3Vスピードグレード) 単位
データレート (Mbps) 最小値 最大値 データレート (Mbps) 最小値 最大値
DDR3 Clock period jitter tJIT(per) 2,133 -40 40 1,600 -70 70 ps
Cycle-to-cycle period jitter tJIT(cc) 2,133 -40 40 1,600 -70 70 ps
Duty cycle jitter tJIT(duty) 2,133 -40 40 1,600 -100 100 ps
DDR4 Clock period jitter tJIT(per) 2,400 -40 40 1,600 -63 63 ps
Cycle-to-cycle period jitter tJIT(cc) 2,400 -40 40 1,600 -63 63 ps
Duty cycle jitter tJIT(duty) 2,400 -40 40 1,600 -100 100 ps