インテル® Arria® 10デバイス・データシート

ID 683771
日付 6/26/2020
Public
ドキュメント目次

プログラマブルIOE遅延

表 89.   インテル® Arria® 10デバイスのIOEプログラマブル遅延

各設定の正確な値については、 インテル® Quartus® Prime開発ソフトウェアの最新バージョンを使用してください。表の値は、固有の遅延 (最小オフセット設定での遅延) を除外した後の、最大オフセット設定でのプログラマブルIOE遅延チェーンの遅延を示しています。

プログラマブルIOE遅延設定は、I/Oバッファーにのみ適用可能であり、PHYLite for Parallel Interfaces Intel® Arria® 10 FPGA IPコアの他の遅延要素には適用されません。

パラメータ- 134 最大オフセット 最小オフセット 135 高速モデル 低速モデル 単位
拡張 工業用 –E1S、–E1H、–I1S、–I1H –E2L、–E2S、–I2L、–I2S –E3L、–E3S、–I3L、–I3S
Input Delay Chain Setting (IO_IN_DLY_CHN) 63 0 2.012 2.003 4.541 5.241 6.035 ns
Output Delay Chain Setting (IO_OUT_DLY_CHN) 15 0 0.478 0.475 1.088 1.263 1.462 ns
134 この値は、 インテル® Quartus® Prime開発ソフトウェアのInput Delay Chain SettingまたはAssignment NameカラムのOutput Delay Chain Settingを選択することで設定可能です。
135 最小オフセットには固有の遅延は含まれません。