インテルのみ表示可能 — GUID: dsu1444171215555
Ixiasoft
4.3.1. アルテラ定義のVendor Specific Capability Header レジスター
4.3.2. アルテラ定義のVendor Specific Header レジスター
4.3.3. Altera Marker レジスター
4.3.4. CvP Status レジスター
4.3.5. CvPモード・コントロール・レジスタ
4.3.6. CvP Data レジスター
4.3.7. CvP Programming Control レジスター
4.3.8. Uncorrectable Internal Error Status Register
4.3.9. Uncorrectable Internal Error Mask Register
4.3.10. Correctable Internal Error Status Register
4.3.11. Correctable Internal Error Mask Register
インテルのみ表示可能 — GUID: dsu1444171215555
Ixiasoft
6.2. 複数のリビジョンの作成
PRデザインは、複数のリビジョンを持つプロジェクト・モデルを使用します。リビジョンはいずれも以下の種類に分類されます。
- ベース・リビジョン
- リコンフィギュレーション可能なリビジョン
- 集合的リビジョン
ベース・リビジョンは、FPGAのベース・コンフィギュレーションを定義し、デザインのスタティック領域とリコンフィギュレーション可能な領域間の境界を設定します。アルテラでは、以降の実装に向けてコンパイラに十分なルーティングが確保されるよう、多量のリソース使用量を持ちリコンフィギュレーションが可能である重要なペルソナをベース・リビジョンに含めることを推奨しています。リコンフィギュレーション可能なリビジョンはチップ上の1つ、あるいは複数のPR領域に対し新しい実装を定義します。複数のPR領域を持つデザインに対しては、集合的リビジョンが必要となります。このリビジョンは、複数のリコンフィギュレーション可能なリビジョンからペルソナを組み合わせることで得られます。このリビジョンはスタティックおよびリコンフィギュレーション可能な実行をサインオフ・タイミング解析の実行に向けて完全なデザインにアセンブルします。