インテルのみ表示可能 — GUID: dsu1444171594433
Ixiasoft
4.3.1. アルテラ定義のVendor Specific Capability Header レジスター
4.3.2. アルテラ定義のVendor Specific Header レジスター
4.3.3. Altera Marker レジスター
4.3.4. CvP Status レジスター
4.3.5. CvPモード・コントロール・レジスタ
4.3.6. CvP Data レジスター
4.3.7. CvP Programming Control レジスター
4.3.8. Uncorrectable Internal Error Status Register
4.3.9. Uncorrectable Internal Error Mask Register
4.3.10. Correctable Internal Error Status Register
4.3.11. Correctable Internal Error Mask Register
インテルのみ表示可能 — GUID: dsu1444171594433
Ixiasoft
5.2. PCIe経由のPRシステム
次の図は、PCIe経由のPRデザインの一般的な設計機構を表しています。
図 11. PCIe経由のPR AVMMデザイン・ブロック図
上記のブロック図では、Altera FPGAのPCIeカードがホストPCに接続されています。ホストPCはアプリケーション・ソフトウェアを使用しパケット形式でPCIeのハードIPへPRビット・ストリームを送信します。このパケットはその後、Avalon MMスレーブ・インタフェースを経由しPR IPによって受信されます。PR IPコアは、ハードPRコントロール・ブロックへのマスタとして動作します。PR IPコアは、PRコントロール・ブロックへのデータ・ビットおよびフローを制御するだけでなく、PCIeエンドポイントを経由してPRコントロール・ブロックからホストPCへステータスも返送します。