インテルのみ表示可能 — GUID: poa1548141212308
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: poa1548141212308
Ixiasoft
3.1.5.2. 18ビット・シストリックFIRモード
18ビット・シストリックFIRモードでは、加算器はデュアル44ビット加算器としてコンフィグレーションされます。そのため、18 x 19演算モードを使用している場合は7ビットのオーバーヘッドが発生し、結果は37ビットとなります。
図 26. Intel Agilex® 7デバイスにおける18ビット・シストリックFIRモード