インテルのみ表示可能 — GUID: kly1462520093603
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1462520093603
Ixiasoft
6.2.1.5. 前置加算器定数モード
このモードでは、1つの乗算器オペランドを入力ポートから取得し、もう1つのオペランドを内部係数ストレージから取得します。この係数ストレージでは、8個のプリセット係数の格納が可能です。係数選択信号は coefsel[0..3] です。
このモードは次の式で表されます。
次の図は、乗算器の前置加算器定数モードを表しています。
図 62. 前置加算器定数モード