インテルのみ表示可能 — GUID: kly1462520607036
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1462520607036
Ixiasoft
6.2.3. プリロード定数
プリロード定数ではアキュムレーターのオペランドを制御し、アキュムレーターのフィードバックを補完します。有効な LOADCONST_VALUE の範囲は0から64です。定数の値は2 N に等しくなります。N = LOADCONST_VALUE です。LOADCONST_VALUE が64に設定されている場合、定数の値は0に等しくなります。この関数は、偏りのある丸めとして使用することができます。
次の図は、プリロード定数の実装を表しています。
図 66. プリロード定数