インテルのみ表示可能 — GUID: rdz1550025978185
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: rdz1550025978185
Ixiasoft
4.1.4.1. 動的スキャンイン
入力カスケードを使用する場合は、上側の乗算器のソースを SCANIN と AY の間で動的に切り替えることができます。これには、DISABLE_SCANIN 入力をアサート/デアサートします。
図 49. 動的スキャンイン
DISABLE_CHAINOUT 信号 | 詳細 |
---|---|
Low (0) | 乗算器入力のソースは SCANIN 入力から提供されます。 |
High (1) | 乗算器入力のソースは SCANIN から AY に切り替わります。 |
DISABLE_SCANIN ポートを使用している場合は、この信号の入力レジスターが有効になります。レジスターはフリーランニングのクロックによって駆動され、このレジスターを制御するクロックイネーブルやクロッククリア信号はありません。