インテルのみ表示可能 — GUID: egf1548140638633
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: egf1548140638633
Ixiasoft
3.1.1.2. 27 × 27独立乗算器
27 x 27独立乗算器モードでは、resulta = ay × ax の式を使用します。
図 17. Intel Agilex® 7デバイスの各可変精度DSPブロックにおける1つの27 × 27独立乗算器このモードでは、チェーンアウト加算器またはアキュムレーターと組み合わせると、resulta は最大64ビットになります。