インテルのみ表示可能 — GUID: sam1395329687997
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: sam1395329687997
Ixiasoft
8.4. 信号
信号名 | 必須 | 詳細 |
---|---|---|
dataa[] | はい | データ入力です。 入力信号のサイズは、Dataa width パラメーターの値によって異なります。 |
datab[] | はい | データ入力です。 入力信号のサイズは、Datab width パラメーターの値によって異なります。 |
clock | いいえ | パイプライン使用時のクロック入力です。 Latency の値が 1 (デフォルト) 以外の場合は、このクロック信号を有効にする必要があります。 |
clken | いいえ | パイプライン使用時のクロックイネーブルです。clken 信号がHighにアサートされると、加算または減算演算が実行されます。この信号がLowの場合、演算は発生しません。省略している場合のデフォルト値は 1 です。 |
aclr | いいえ | 非同期クリア信号で、任意の時点で使用することにより、クロック信号に非同期でパイプラインをすべて 0 にリセットします。パイプラインは未定義 (X) のレベルに初期化されます。出力は一貫した0以外の値になります。 |
sclr | いいえ | 同期クリア信号で、任意の時点で使用することにより、クロック信号に同期してパイプラインをすべて 0 にリセットします。パイプラインは未定義 (X) のロジックレベルに初期化されます。出力は一貫した0以外の値になります。 |
信号名 | 必須 | 詳細 |
---|---|---|
result[] | はい | データ出力です。 出力信号のサイズは、Result width パラメーターによって異なります。 |