Intel Agilex® 7可変精度DSPブロック・ユーザーガイド

ID 683037
日付 10/02/2023
Public
ドキュメント目次

8.4. 信号

表 101.   LPM_MULT Intel® FPGA IP コアの入力信号
信号名 必須 詳細
dataa[] はい データ入力です。

入力信号のサイズは、Dataa width パラメーターの値によって異なります。

datab[] はい データ入力です。

入力信号のサイズは、Datab width パラメーターの値によって異なります。

clock いいえ パイプライン使用時のクロック入力です。

Latency の値が 1 (デフォルト) 以外の場合は、このクロック信号を有効にする必要があります。

clken いいえ パイプライン使用時のクロックイネーブルです。clken 信号がHighにアサートされると、加算または減算演算が実行されます。この信号がLowの場合、演算は発生しません。省略している場合のデフォルト値は 1 です。
aclr いいえ 非同期クリア信号で、任意の時点で使用することにより、クロック信号に非同期でパイプラインをすべて 0 にリセットします。パイプラインは未定義 (X) のレベルに初期化されます。出力は一貫した0以外の値になります。
sclr いいえ 同期クリア信号で、任意の時点で使用することにより、クロック信号に同期してパイプラインをすべて 0 にリセットします。パイプラインは未定義 (X) のロジックレベルに初期化されます。出力は一貫した0以外の値になります。
表 102.   LPM_MULT Intel® FPGA IP の出力信号
信号名 必須 詳細
result[] はい データ出力です。

出力信号のサイズは、Result width パラメーターによって異なります。