インテルのみ表示可能 — GUID: kly1441346399950
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1441346399950
Ixiasoft
6.3.1. Generalタブ
パラメーター | 値 | デフォルト値 | 詳細 |
---|---|---|---|
What is the number of multipliers? | 1 - 4 |
1 | 加算される乗算器の数です。値は 1 から 4 になります。 |
How wide should the A input buses be? | 1 - 256 | 16 | dataa[] ポートの幅を指定します。 |
How wide should the B input buses be? | 1 - 256 | 16 | datab[] ポートの幅を指定します。 |
How wide should the 'result' output bus be? | 1 - 256 | 32 | result[] ポートの幅を指定します。 |
Create an associated clock enable for each clock | On Off |
Off | このオプションを選択し、各クロックのクロックイネーブルを作成します。 |