インテルのみ表示可能 — GUID: eeq1548139744050
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: eeq1548139744050
Ixiasoft
2.1.1. 固定小数点演算の入力レジスターバンク
固定小数点DSPブロックの入力レジスターバンクは、次の入力信号に使用することができます。
- データ
- 動的コントロール信号
- NEGATE
- LOADCONST
- ACCUMULATE
- SUB
- 動的Scanin
- 動的Chainout
DSPブロック内のすべてのレジスターは、ポジティブエッジでトリガーされます。これらのレジスターは電源投入後にリセットされず、不要なデータを保持している可能性があります。CLR 信号をアサートしてレジスターをクリアしてから、動作を開始します。
各乗算器のオペランドは、入力レジスターに供給する、もしくは入力レジスターをバイパスして乗算器に直接供給することができます。
次の可変精度DSPブロック信号により、可変精度DSPブロック内の入力レジスターを制御します。
- CLK
- ENA[2..0]
- CLR[0]
図 6. 固定小数点演算9 x 9モードにおけるデータ入力レジスター
図 7. 固定小数点演算18 x 19モードにおけるデータ入力レジスター
図 8. 固定小数点演算27 x 27モードにおけるデータ入力レジスター