インテルのみ表示可能 — GUID: kly1462433503586
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1462433503586
Ixiasoft
6.2. 機能
Multiply Adder Intel® FPGA IPコアは、次の機能を提供します。
- 2つの数値の乗算を行う乗算器を生成
注: ネイティブにサポートされているサイズよりも大きな乗算器を構築すると、 部分的なプロダクション実装の結果、パフォーマンスに影響する可能性があります。
- 1から256ビットのデータ幅のサポート
- 符号付きおよび符号なしデータ表現形式のサポート
- コンフィグレーション可能な入力レイテンシーでのパイプラインのサポート
- 符号付きデータと符号なしデータのサポートを動的に切り替えるオプションを提供
- 加算演算と減算演算を動的に切り替えるオプションを提供
- オプションの非同期/同期クリアポートとクロックイネーブル入力ポートをサポート
- シストリック遅延レジスターモードのサポート
- 乗算器につき8個のプリロード係数をもつ前置加算器のサポート
- アキュムレーターのフィードバックを補うプリロード定数のサポート