インテルのみ表示可能 — GUID: aqj1548645125358
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: aqj1548645125358
Ixiasoft
2.2.2. 浮動小数点演算におけるパイプライン・レジスター
浮動小数点演算には、パイプライン・レジスターによる3つのレイテンシー・レイヤーがあります。パイプライン・レジスターのすべてのレイテンシー・レイヤーはバイパスすることができます。もしくは、パイプライン・レジスターの1つ、2つ、または3つのレイヤーを任意で使用することができます。
図 12. FP32演算モードのパイプライン・レジスター位置
図 13. FP16演算モードのパイプライン・レジスター位置
次の可変精度DSPブロック信号により、可変精度DSPブロック内のパイプライン・レジスターを制御します。
- CLK
- ENA[2..0]
- CLR[1]