インテルのみ表示可能 — GUID: kly1462520912598
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1462520912598
Ixiasoft
6.2.4. ダブル・アキュムレーター
ダブル・アキュムレーター機能では、アキュムレーター・フィードバック・パスに追加レジスターを含めて、インターリーブされた複素データ (I、Q) を処理します。ダブル・アキュムレーター・レジスターは、クロック、クロックイネーブル、およびaclrを含む出力レジスターに続きます。追加されるアキュムレーター・レジスターは、1サイクルの遅延で結果を返します。この機能により、同じリソース数で2つのアキュムレーター・チャネルを使用できるようになります。
次の図は、ダブル・アキュムレーターの実装を表しています。
図 67. ダブル・アキュムレーター