インテルのみ表示可能 — GUID: sqy1548142347315
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: sqy1548142347315
Ixiasoft
4.1.2. 固定小数点演算における内部係数と前置加算器
18 ビットおよび27 ビット・モードでは、係数機能および前置加算器機能を個別に使用することができます。
18ビット・モードで前置加算器の機能を有効にする場合は、上側と下側の前置加算器をどちらも有効にする必要があります。
18 ビット・モードで内部係数機能を有効にする場合は、上側と下側の係数をどちらも有効にする必要があります。