インテルのみ表示可能 — GUID: cgn1565062634183
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: cgn1565062634183
Ixiasoft
4.1.1.2. パイプライン・レジスターの制約
パイプライン・レジスターのクロックイネーブルの制約は次のとおりです。
- LOADCONST または ACCUMULATE 信号のパイプライン・レジスターが有効になっている場合は、すべての乗算器入力のパイプライン・レジスターを有効にし、同じクロックイネーブル設定を使用する必要があります。
- LOADCONST または ACCUMULATE 信号が定数値で駆動される場合は、これらの信号のパイプライン・レジスターを無効にします。