インテルのみ表示可能 — GUID: xaf1548140039032
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: xaf1548140039032
Ixiasoft
2.1.9. 固定小数点演算におけるダブル累算レジスター
アキュムレーターは、64ビットのダブル累算レジスターを有効にすることで、ダブル累算をサポートします。このレジスターは、出力レジスターバンクとアキュムレーター・フィードバック・パスの間にあります。
ダブル累算レジスターが有効になっている場合は、アキュムレーターのフィードバック・パスにクロックサイクル遅延が追加されます。
このレジスターの設定は、出力レジスターバンクと同じです。
このレジスターを有効にすると、同じ数の可変精度DSPブロックを使用してアキュムレーター・チャネルを2つ得ることができます。これはインターリーブされた複素データ (I、Q) を処理する際に役立ちます。