インテルのみ表示可能 — GUID: ehg1564988768746
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: ehg1564988768746
Ixiasoft
10.4.2. FP32加算または減算モードの信号
図 73. FP32加算または減算モードの信号
信号名 | 入力/出力 | 幅 | デフォルト | 詳細 |
---|---|---|---|---|
fp32_adder_a[31:0] | 入力 | 32 | Low | 加算器への入力データバスです。 |
fp32_adder_b[31:0] | 入力 | 32 | Low | 加算器への入力データバスです。 |
fp32_result[31:0] | 出力 | 32 | — | IPコアからの出力データバスです。 |
fp32_chainout[31:0] | 出力 | 32 | — | この信号は、次の浮動小数点DSP IPコアの chainin 信号に接続します。 |
信号名 | 入力/出力 | 幅 | デフォルト | 詳細 |
---|---|---|---|---|
clk[0] | 入力 | 1 | — | すべてのレジスターの入力クロックです。 |
ena[2:0] | 入力 | 3 | — | すべてのレジスターのクロックイネーブル信号です。 この信号はアクティブHighです。 |
clr[1:0] | 入力 | 2 | Low | この信号は、すべてのレジスターの非同期または同期クリア入力信号とすることができます。クリア入力信号のタイプを選択するには、Type of clear signal パラメーターを使用します。 この信号はアクティブHighです。 入力レジスターのクロックイネーブル制約については、関連情報を参照してください。 |
信号名 | 入力/出力 | 幅 | デフォルト | 詳細 |
---|---|---|---|---|
fp32_adder_overflow | 出力 | 1 | — | この信号は、加算結果が表現可能な最大値よりも大きな値かを示します。 1: 加算結果が表現可能な最大値よりも大きい値で、結果が無限大にキャストされる場合 0: 加算結果が表現可能な最大値より大きくない場合 |
fp32_adder_underflow | 出力 | 1 | — | この信号は、加算結果が表現可能な最小値よりも小さな値かを示します。 1: 加算結果が表現可能な最小値よりも小さな値で、結果が0にフラッシュされる場合 0: 加算結果が表現可能な最小値よりも大きい場合 |
fp32_adder_inexact | 出力 | 1 | — | この信号は、加算結果が正確に表現されているかを示します。
1: 加算結果が次に当てはまる場合
0: 加算結果が上記の基準のいずれにも該当しない場合 |
fp32_adder_invalid | 出力 | 1 | — | この信号は、加算器の演算が正しく定義されておらず、無効な結果が生成されていることを示します。 1: 加算結果が無効で、qNaNにキャストされる場合 0: 加算結果が無効な数値でない場合 |