インテルのみ表示可能 — GUID: mmr1548140668231
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: mmr1548140668231
Ixiasoft
3.1.4. 独立複素乗算器
Intel Agilex® 7デバイスでは、固定小数点演算、乗算器と加算器による合計モードを2つ使用して、18 × 19複素乗算器モードをサポートします。
図 20. 複素乗算式の例
虚部の [(a × d) + (b × c)] は1つ目の可変精度DSPブロックに実装され、実部の [(a × c) - (b × d)] は2つ目の可変精度DSPブロックに実装されます。
図 21. Intel Agilex® 7デバイスの2つの可変精度DSPブロックにおける1つの18 × 19複素乗算器