Agilex™ 7汎用I/Oユーザーガイド: FシリーズおよびIシリーズ

ID 683780
日付 10/07/2024
Public
ドキュメント目次

4.2.3. コンフィグレーション・ピンのI/O規格と機能

SDMピンは、異なるコンフィグレーション・スキームで異なるI/O規格と機能を備えます。未使用のSDMピンは、 Quartus® Prime開発ソフトウェアで他の機能に割り当てることができます。
表 30.   Agilex™ 7 AS ×4コンフィグレーション・スキーム - 専用のコンフィグレーション・ピン
ピンの機能 SDM I/O 入力/出力 I/O規格 シュミットトリガー/TTL入力 ウィークプルアップ/プルダウン ドライブ強度 オープンドレイン スルーレート
AS_DATA1 SDM_IO1 双方向 1.8V LVCMOS シュミットトリガー 無効 8mA 無効 高速
AS_CLK SDM_IO2 出力 1.8V LVCMOS 8mA 無効 高速
AS_DATA2 SDM_IO3 双方向 1.8V LVCMOS シュミットトリガー 無効 8mA 無効 高速
AS_DATA0 SDM_IO4 双方向 1.8V LVCMOS シュミットトリガー 無効 8mA 無効 高速
AS_nCSO0 SDM_IO5 出力 1.8V LVCMOS 8mA 無効 高速
AS_DATA3 SDM_IO6 双方向 1.8V LVCMOS シュミットトリガー 無効 8mA 無効 高速
AS_nCSO2 SDM_IO7 出力 1.8V LVCMOS 8mA 無効 高速
AS_nCSO3 SDM_IO8 出力 1.8V LVCMOS 8mA 無効 高速
AS_nCSO1 SDM_IO9 出力 1.8V LVCMOS 8mA 無効 高速
AS_nRST SDM_IO15 出力 1.8V LVCMOS 8mA 無効 高速
表 31.   Agilex™ 7 AS ×4コンフィグレーション・スキーム - 未使用のコンフィグレーション・ピン未使用のコンフィグレーション・ピンには、ドライブ強度、オープンドレイン、およびスルーレートの設定は適用されません。
SDM I/O 入力/出力 I/O規格 シュミットトリガー/TTL入力 ウィークプルアップ/プルダウン
SDM_IO0 入力 1.8V LVCMOS シュミットトリガー ウィークプルダウン、20kΩ抵抗使用
SDM_IO10 入力 1.8V LVCMOS シュミットトリガー ウィークプルアップ、20kΩ抵抗使用
SDM_IO11 入力 1.8V LVCMOS シュミットトリガー ウィークプルアップ、20kΩ抵抗使用
SDM_IO12 入力 1.8V LVCMOS シュミットトリガー ウィークプルアップ、20kΩ抵抗使用
SDM_IO13 入力 1.8V LVCMOS シュミットトリガー ウィークプルアップ、20kΩ抵抗使用
SDM_IO14 入力 1.8V LVCMOS シュミットトリガー ウィークプルアップ、20kΩ抵抗使用
SDM_IO16 入力 1.8V LVCMOS シュミットトリガー ウィークプルダウン、20kΩ抵抗使用
表 32.   Agilex™ 7 Avalonストリーミング・インターフェイス ×8コンフィグレーション・スキーム - 専用のコンフィグレーション・ピン
ピンの機能 SDM I/O 入力/出力 I/O規格 シュミットトリガー/TTL入力 ウィークプルアップ/プルダウン ドライブ強度 オープンドレイン スルーレート
AVSTx8_DATA2 SDM_IO1 入力 1.8V LVCMOS シュミットトリガー 無効
AVSTx8_DATA0 SDM_IO2 入力 1.8V LVCMOS シュミットトリガー 無効
AVSTx8_DATA3 SDM_IO3 入力 1.8V LVCMOS シュミットトリガー 無効
AVSTx8_DATA1 SDM_IO4 入力 1.8V LVCMOS シュミットトリガー 無効
AVSTx8_DATA4 SDM_IO6 入力 1.8V LVCMOS シュミットトリガー 無効
AVSTx8_READY SDM_IO8 出力 1.8V LVCMOS 8mA 無効 高速
AVSTx8_DATA7 SDM_IO10 入力 1.8V LVCMOS シュミットトリガー 無効
AVSTx8_VALID SDM_IO11 入力 1.8V LVCMOS シュミットトリガー ウィークプルダウン20kΩ抵抗使用
AVSTx8_DATA5 SDM_IO13 入力 1.8V LVCMOS シュミットトリガー 無効
AVSTx8_CLK SDM_IO14 入力 1.8V LVCMOS シュミットトリガー 無効
AVSTx8_DATA6 SDM_IO15 入力 1.8V LVCMOS シュミットトリガー 無効
表 33.   Agilex™ 7 Avalonストリーミング・インターフェイス ×8コンフィグレーション・スキーム - 未使用のコンフィグレーション・ピン未使用のコンフィグレーション・ピンには、ドライブ強度、オープンドレイン、およびスルーレートの設定は適用されません。
SDM I/O 入力/出力 I/O規格 シュミットトリガー/TTL入力 ウィークプルアップ/プルダウン
SDM_IO0 入力 1.8V LVCMOS シュミットトリガー ウィークプルダウン、20kΩ抵抗使用
SDM_IO5 入力 1.8V LVCMOS シュミットトリガー ウィークプルアップ、20kΩ抵抗使用
SDM_IO7 入力 1.8V LVCMOS シュミットトリガー ウィークプルアップ、20kΩ抵抗使用
SDM_IO9 入力 1.8V LVCMOS シュミットトリガー ウィークプルアップ、20kΩ抵抗使用
SDM_IO12 入力 1.8V LVCMOS シュミットトリガー ウィークプルアップ、20kΩ抵抗使用
SDM_IO16 入力 1.8V LVCMOS シュミットトリガー ウィークプルダウン、20kΩ抵抗使用
表 34.   Agilex™ 7 Avalonストリーミング・インターフェイス ×16または×32コンフィグレーション・スキーム - 専用のコンフィグレーション・ピン次の表のピンの機能にはすべて、次の内容が当てはまります。
  • I/Oの位置は、SDM共有GPIOバンクです。
  • ウィークプルアップまたはプルダウン、およびオープンドレインのオプションは適用されません。
ピンの機能 入力/出力 I/O規格 ドライブ強度 スルーレート
AVST_CLK 入力

1.2V LVCMOS

AVST_READY 出力

1.2V LVCMOS

直列34Ω OCT、キャリブレーションなし

低速

AVST_VALID 入力

1.2V LVCMOS

AVST_DATA 入力

1.2V LVCMOS

表 35.   Agilex™ 7オプションのコンフィグレーション・ピン次の表の各ピン機能に向けたSDM I/Oは、 Quartus® Primeのコンフィグレーション・ピン・オプションで割り当てられるものです。
ピンの機能 入力/出力 I/O規格

シュミットトリガー/

TTL入力

ウィーク プルアップ / プルダウン ドライブ強度 オープンドレイン スルーレート
PWRMGT_SCL 双方向 1.8V LVCMOS シュミットトリガー ウィークプルアップ、20kΩ抵抗使用 2mA 有効 低速
PWRMGT_SDA 双方向 1.8V LVCMOS シュミットトリガー ウィークプルアップ、20kΩ抵抗使用 2mA 有効 低速
PWRMGT_ALERT 出力 1.8V LVCMOS 2mA 有効 低速
CONF_DONE 出力 1.8V LVCMOS 8mA 無効 高速
INIT_DONE 出力 1.8V LVCMOS 8mA 無効 高速
CvP_CONFDONE 出力 1.8V LVCMOS 8mA 無効 高速
SEU_ERROR 出力 1.8V LVCMOS 8mA 無効 高速
HPS_COLD_nRESET 双方向 1.8V LVCMOS シュミットトリガー ウィークプルアップ、20kΩ抵抗使用 2mA 有効 高速
Direct to factory image 入力 1.8V LVCMOS シュミットトリガー ウィークプルダウン、20kΩ抵抗使用
nCATTRIP 出力 1.8V LVCMOS 2mA 無効 低速
TAMPERDETECTION 出力 1.8V LVCMOS 8mA 無効 高速
TAMPERRESPONSESTATUS 出力 1.8V LVCMOS 8mA 無効 高速