インテルのみ表示可能 — GUID: twz1550537325203
Ixiasoft
1. Agilex™ 7 FシリーズおよびIシリーズ汎用I/Oの概要
2. Agilex™ 7 FシリーズおよびIシリーズ GPIOバンク
3. Agilex™ 7 FシリーズおよびIシリーズHPS I/Oバンク
4. Agilex™ 7 FシリーズおよびIシリーズSDM I/Oバンク
5. Agilex™ 7 FシリーズおよびIシリーズ I/Oのトラブルシューティング・ガイドライン
6. Agilex™ 7 FシリーズおよびIシリーズ汎用I/O IP
7. プログラム可能なI/O機能の説明
8. Agilex™ 7汎用I/Oユーザーガイド: FシリーズおよびIシリーズの関連資料
9. Agilex™ 7汎用I/Oユーザーガイド: FシリーズおよびIシリーズアーカイブ
10. Agilex™ 7汎用I/Oユーザーガイド: FシリーズおよびIシリーズ改訂履歴
2.5.1. VREFソースと VREF ピン
2.5.2. VCCIO_PIO電圧に基づくI/O規格の実装
2.5.3. OCTキャリブレーション・ブロックの要件
2.5.4. I/Oピンの配置要件
2.5.5. I/O規格の選択とI/Oバンク供給電圧の互換性チェック
2.5.6. 同時スイッチング・ノイズ
2.5.7. 特殊ピンの要件
2.5.8. 外部メモリー・インターフェイスのピン配置要件
2.5.9. HPS共有I/Oの要件
2.5.10. クロック要件
2.5.11. SDM共有I/Oの要件
2.5.12. 未使用ピン
2.5.13. 未使用GPIOバンクにおける 電圧設定
2.5.14. 電源シーケンスにおけるGPIOピン
2.5.15. GPIO入力ピンのドライブ強度要件
2.5.16. 最大DC電流の制約
2.5.17. 1.2V I/Oインターフェイスの電圧レベル互換性
2.5.18. Avalonストリーミング・インターフェイス・コンフィグレーション・スキームのGPIOピン
2.5.19. I/Oレーンあたりの真の差動信号の最大レシーバーペア
インテルのみ表示可能 — GUID: twz1550537325203
Ixiasoft
2.5.1. VREFソースと VREF ピン
次の VREF ピンのガイドラインを考慮してください。
- FシリーズおよびIシリーズデバイスでは、内部および外部のVREFソースをサポートします。
- 各I/Oバンクには外部 VREF ピンがあり、同じバンク内のすべての電圧リファレンス形式入力ピンに1つの外部VREFソースを提供します。
- バンク内の各I/Oレーンには、独自の内部VREFジェネレーターもあります。各I/Oレーンを個別にコンフィグレーションすることで、その内部VREFまたはI/Oバンクの外部VREFソースを使用します。同じI/Oレーンのすべての電圧リファレンス形式入力ピンでは、同じVREFソースを使用します。
- 内部VREFは、外部メモリー・インターフェイスでのみサポートされます。
- キャリブレーションありの内部VREFにより、POD12入力ピンを使用してDDR4をサポートできます。POD12入力ピンとその他の電圧リファレンス形式入力ピンを同じI/Oレーンに混在させることはできません。
- 入力、出力、または双方向ピンを任意で組み合わせ、VREF ピン付近に配置できます。VREF ピンの配置に制約はありません。
- VREF ピンは、電圧リファレンス形式のシングルエンド入力ピンに専用です。VREF ピンをユーザーI/Oとして使用することはできません。
- 未使用の VREF ピンは GND に接続します。
VREF ピンのリーク電流は通常0.15uAで、最大8uAになる可能性があります。