インテルのみ表示可能 — GUID: xca1476962050317
Ixiasoft
1. Agilex™ 7 FシリーズおよびIシリーズ汎用I/Oの概要
2. Agilex™ 7 FシリーズおよびIシリーズ GPIOバンク
3. Agilex™ 7 FシリーズおよびIシリーズHPS I/Oバンク
4. Agilex™ 7 FシリーズおよびIシリーズSDM I/Oバンク
5. Agilex™ 7 FシリーズおよびIシリーズ I/Oのトラブルシューティング・ガイドライン
6. Agilex™ 7 FシリーズおよびIシリーズ汎用I/O IP
7. プログラム可能なI/O機能の説明
8. Agilex™ 7汎用I/Oユーザーガイド: FシリーズおよびIシリーズの関連資料
9. Agilex™ 7汎用I/Oユーザーガイド: FシリーズおよびIシリーズアーカイブ
10. Agilex™ 7汎用I/Oユーザーガイド: FシリーズおよびIシリーズ改訂履歴
2.5.1. VREFソースと VREF ピン
2.5.2. VCCIO_PIO電圧に基づくI/O規格の実装
2.5.3. OCTキャリブレーション・ブロックの要件
2.5.4. I/Oピンの配置要件
2.5.5. I/O規格の選択とI/Oバンク供給電圧の互換性チェック
2.5.6. 同時スイッチング・ノイズ
2.5.7. 特殊ピンの要件
2.5.8. 外部メモリー・インターフェイスのピン配置要件
2.5.9. HPS共有I/Oの要件
2.5.10. クロック要件
2.5.11. SDM共有I/Oの要件
2.5.12. 未使用ピン
2.5.13. 未使用GPIOバンクにおける 電圧設定
2.5.14. 電源シーケンスにおけるGPIOピン
2.5.15. GPIO入力ピンのドライブ強度要件
2.5.16. 最大DC電流の制約
2.5.17. 1.2V I/Oインターフェイスの電圧レベル互換性
2.5.18. Avalonストリーミング・インターフェイス・コンフィグレーション・スキームのGPIOピン
2.5.19. I/Oレーンあたりの真の差動信号の最大レシーバーペア
インテルのみ表示可能 — GUID: xca1476962050317
Ixiasoft
6.1.4.3. 入力バスと出力バスの上位ビットおよび下位ビット
入力信号または出力信号の上位ビットおよび下位ビットは、din と dout の入力バスと出力バスに含まれます。
入力バス
din バスにおいて、datain_h と datain_l が上位ビットと下位ビットで、それぞれの幅が datain_width の場合
- datain_h = din[(2 × datain_width - 1):datain_width]
- datain_l = din[(datain_width - 1):0]
例えば、din[7:0] = 8'b11001010の場合
- datain_h = 4'b1100
- datain_l = 4'b1010
出力バス
dout バスにおいて、dataout_h と dataout_l が上位ビットと下位ビットで、それぞれの幅が dataout_width の場合
- dataout_h = dout[(2 × dataout_width - 1):dataout_width]
- dataout_l = dout[(dataout_width - 1):0]
例えば、dout[7:0] = 8'b11001010の場合
- dataout_h = 4'b1100
- dataout_l = 4'b1010