インテルのみ表示可能 — GUID: bxx1565144819678
Ixiasoft
1. Agilex™ 7 FシリーズおよびIシリーズ汎用I/Oの概要
2. Agilex™ 7 FシリーズおよびIシリーズ GPIOバンク
3. Agilex™ 7 FシリーズおよびIシリーズHPS I/Oバンク
4. Agilex™ 7 FシリーズおよびIシリーズSDM I/Oバンク
5. Agilex™ 7 FシリーズおよびIシリーズ I/Oのトラブルシューティング・ガイドライン
6. Agilex™ 7 FシリーズおよびIシリーズ汎用I/O IP
7. プログラム可能なI/O機能の説明
8. Agilex™ 7汎用I/Oユーザーガイド: FシリーズおよびIシリーズの関連資料
9. Agilex™ 7汎用I/Oユーザーガイド: FシリーズおよびIシリーズアーカイブ
10. Agilex™ 7汎用I/Oユーザーガイド: FシリーズおよびIシリーズ改訂履歴
2.5.1. VREFソースと VREF ピン
2.5.2. VCCIO_PIO電圧に基づくI/O規格の実装
2.5.3. OCTキャリブレーション・ブロックの要件
2.5.4. I/Oピンの配置要件
2.5.5. I/O規格の選択とI/Oバンク供給電圧の互換性チェック
2.5.6. 同時スイッチング・ノイズ
2.5.7. 特殊ピンの要件
2.5.8. 外部メモリー・インターフェイスのピン配置要件
2.5.9. HPS共有I/Oの要件
2.5.10. クロック要件
2.5.11. SDM共有I/Oの要件
2.5.12. 未使用ピン
2.5.13. 未使用GPIOバンクにおける 電圧設定
2.5.14. 電源シーケンスにおけるGPIOピン
2.5.15. GPIO入力ピンのドライブ強度要件
2.5.16. 最大DC電流の制約
2.5.17. 1.2V I/Oインターフェイスの電圧レベル互換性
2.5.18. Avalonストリーミング・インターフェイス・コンフィグレーション・スキームのGPIOピン
2.5.19. I/Oレーンあたりの真の差動信号の最大レシーバーペア
インテルのみ表示可能 — GUID: bxx1565144819678
Ixiasoft
2.3.2. Quartus® Prime Pin PlannerでのピンのI/O規格の割り当て
Quartus® Prime Pin Plannerを使用して、I/Oピンのプランニング、割り当て、および検証を行うことができます。
図 5. Quartus® Prime Pin Planner 次の図は、ユーザー・インターフェイス例を示しています。FシリーズおよびIシリーズFPGAでサポートされる実際のコンポーネント、機能、または設定を表すものではありません。
- Quartus® Primeメニューから、Assignments > Pin Plannerを選択します。
- All Pins ボックスの Node Name 列で、コンフィグレーションするピンを検索します。
- Location 列で、特定のピン位置を選択します。
I/O Bank 列には、ピンが存在するI/Oバンク名が表示されます。Top View - Flip Chip 図には、I/Oバンクがさまざまな色で示されます。
- I/O Standard 列で、ピンに割り当てるサポートされているI/O規格を選択します。
True Differential Signaling を選択している場合、Pin Plannerは負のノードを特定のピン位置に自動的に追加します。
関連情報