インテルのみ表示可能 — GUID: efk1550747512349
Ixiasoft
1. Agilex™ 7 FシリーズおよびIシリーズ汎用I/Oの概要
2. Agilex™ 7 FシリーズおよびIシリーズ GPIOバンク
3. Agilex™ 7 FシリーズおよびIシリーズHPS I/Oバンク
4. Agilex™ 7 FシリーズおよびIシリーズSDM I/Oバンク
5. Agilex™ 7 FシリーズおよびIシリーズ I/Oのトラブルシューティング・ガイドライン
6. Agilex™ 7 FシリーズおよびIシリーズ汎用I/O IP
7. プログラム可能なI/O機能の説明
8. Agilex™ 7汎用I/Oユーザーガイド: FシリーズおよびIシリーズの関連資料
9. Agilex™ 7汎用I/Oユーザーガイド: FシリーズおよびIシリーズアーカイブ
10. Agilex™ 7汎用I/Oユーザーガイド: FシリーズおよびIシリーズ改訂履歴
2.5.1. VREFソースと VREF ピン
2.5.2. VCCIO_PIO電圧に基づくI/O規格の実装
2.5.3. OCTキャリブレーション・ブロックの要件
2.5.4. I/Oピンの配置要件
2.5.5. I/O規格の選択とI/Oバンク供給電圧の互換性チェック
2.5.6. 同時スイッチング・ノイズ
2.5.7. 特殊ピンの要件
2.5.8. 外部メモリー・インターフェイスのピン配置要件
2.5.9. HPS共有I/Oの要件
2.5.10. クロック要件
2.5.11. SDM共有I/Oの要件
2.5.12. 未使用ピン
2.5.13. 未使用GPIOバンクにおける 電圧設定
2.5.14. 電源シーケンスにおけるGPIOピン
2.5.15. GPIO入力ピンのドライブ強度要件
2.5.16. 最大DC電流の制約
2.5.17. 1.2V I/Oインターフェイスの電圧レベル互換性
2.5.18. Avalonストリーミング・インターフェイス・コンフィグレーション・スキームのGPIOピン
2.5.19. I/Oレーンあたりの真の差動信号の最大レシーバーペア
インテルのみ表示可能 — GUID: efk1550747512349
Ixiasoft
2.4.1.3. シングルエンドI/O規格の外部終端
SSTL-12、HSTL-12、POD12 I/O規格には、入力VREFと終端電圧 (VTT) が必要です。受信デバイスのリファレンス電圧は、送信デバイスの終端電圧に追従します。
アルテラでは、これらのI/O規格でOCTを使用して、ボードスペースとコストを抑えることを推奨しています。OCTにより、使用する外部終端抵抗の数が減少します。
注: RSとRT OCTを同時に使用することはできません。詳細については、関連情報を参照してください。
I/O規格 | 外部終端スキーム |
---|---|
1.2V LVCMOS | オンボード終端は不要です。 |
SSTL-12 | シングルエンドSSTL I/O規格の終端 |
HSTL-12 | シングルエンドHSTL I/O規格の終端 |
HSUL-12 | オンボード終端は不要です。 |
POD12 | 差動POD I/O規格の終端 |
差動SSTL-12 | 差動SSTL I/O規格の終端 |
差動HSTL-12 | 差動HSTL I/O規格の終端 |
差動HSUL-12 | オンボード終端は不要です。 |
差動 POD12 | 差動POD I/O規格の終端 |
図 10. SSTLおよびHSTL I/O規格の外部終端
図 11. POD12 I/O規格の外部終端
関連情報