インテルのみ表示可能 — GUID: mwh1409959954169
Ixiasoft
1.1. Precision RTL Synthesisのサポートについて
1.2. デザインフロー
1.3. インテル デバイスファミリーのサポート
1.4. Precision Synthesis生成ファイル
1.5. Precision Synthesisソフトウェアでのプロジェクトの作成およびコンパイル
1.6. Precision Synthesisデザインのマッピング
1.7. デザイン合成と結果の評価
1.8. インテルFPGA IPコアおよびアーキテクチャーに特有の機能のガイドライン
1.9. Mentor GraphicsPrecision*Synthesisサポート改訂履歴
1.8.1. IP Catalogによって生成されたVerilog HDLファイルを使用したIPコアのインスタンス化
1.8.2. IP Catalogによって生成されたVHDLファイルを使用したIPコアのインスタンス化
1.8.3. IP Catalogとパラメーター・エディターを使用した知的財産のインスタンス化
1.8.4. 生成されたVerilog HDLファイルを使用したブラックボックスIPファンクションのインスタンス化
1.8.5. 生成されたVHDLファイルを使用したブラックボックスIPファンクションのインスタンス化
1.8.6. HDLコードからのインテルFPGA IPコアの推測
2.10.1.1. IP Catalogによって生成されたVerilog HDLファイルを使用したインテル FPGA IPコアのインスタンス化
2.10.1.2. IP Catalogによって生成されたVHDLファイルを使用したインテル FPGA IPコアのインスタンス化
2.10.1.3. インスタンス化されたインテル FPGA IPコアに対するSynplifyのデフォルト動作の変更
2.10.1.4. IP Catalogとパラメーター・エディターを使用した知的財産のインスタンス化
2.10.1.5. 生成されたVerilog HDLファイルを使用したブラックボックス・コアのインスタンス化
2.10.1.6. 生成されたVerilogファイルを使用したブラックボックスIPコアのインスタンス化
2.10.1.7. ブラックボックスを作成するためのその他のSynplifyソフトウェアの属性
インテルのみ表示可能 — GUID: mwh1409959954169
Ixiasoft
2.2. デザインフロー
Synplifyソフトウェアを使用した基本的な インテル® Quartus® Prime開発ソフトウェアのデザインフローは以下のステップで構成されます。
- Verilog HDL (.v) またはVHDL (.vhd) デザインファイルを作成します。
- Synplifyソフトウェアでプロジェクトを設定し、合成のためにHDLデザインファイルを追加します。
- ターゲットデバイスを選択し、Synplifyソフトウェアでタイミング制約およびコンパイラー・ディレクティブを追加して、合成中にデザインを最適化します。
- Synplifyソフトウェアでプロジェクトを合成します。
- インテル® Quartus® Primeプロジェクトを作成し、Synplifyソフトウェアによって生成される以下のファイルを インテル® Quartus® Prime開発ソフトウェアにインポートします。これらのファイルは配置配線および性能評価に使用します。
- Verilog Quartus Mapping File (.vqm) ネットリスト
- タイミング・アナライザー制約用のSynopsys Constraints Format (.scf)ファイル
- インテル® Quartus® Primeプロジェクト設定用の.tclファイルとパス制約。
注: インテル® Quartus® Prime開発ソフトウェアはSynplifyソフトウェア内から実行することもできます。
- 要件を満たす配置配線結果が得られた後、インテルデバイスのコンフィグレーションまたはプログラムを行います。
図 2. 推奨デザインフロー