インテルのみ表示可能 — GUID: mwh1409959969177
Ixiasoft
1.1. Precision RTL Synthesisのサポートについて
1.2. デザインフロー
1.3. インテル デバイスファミリーのサポート
1.4. Precision Synthesis生成ファイル
1.5. Precision Synthesisソフトウェアでのプロジェクトの作成およびコンパイル
1.6. Precision Synthesisデザインのマッピング
1.7. デザイン合成と結果の評価
1.8. インテルFPGA IPコアおよびアーキテクチャーに特有の機能のガイドライン
1.9. Mentor GraphicsPrecision*Synthesisサポート改訂履歴
1.8.1. IP Catalogによって生成されたVerilog HDLファイルを使用したIPコアのインスタンス化
1.8.2. IP Catalogによって生成されたVHDLファイルを使用したIPコアのインスタンス化
1.8.3. IP Catalogとパラメーター・エディターを使用した知的財産のインスタンス化
1.8.4. 生成されたVerilog HDLファイルを使用したブラックボックスIPファンクションのインスタンス化
1.8.5. 生成されたVHDLファイルを使用したブラックボックスIPファンクションのインスタンス化
1.8.6. HDLコードからのインテルFPGA IPコアの推測
2.10.1.1. IP Catalogによって生成されたVerilog HDLファイルを使用したインテル FPGA IPコアのインスタンス化
2.10.1.2. IP Catalogによって生成されたVHDLファイルを使用したインテル FPGA IPコアのインスタンス化
2.10.1.3. インスタンス化されたインテル FPGA IPコアに対するSynplifyのデフォルト動作の変更
2.10.1.4. IP Catalogとパラメーター・エディターを使用した知的財産のインスタンス化
2.10.1.5. 生成されたVerilog HDLファイルを使用したブラックボックス・コアのインスタンス化
2.10.1.6. 生成されたVerilogファイルを使用したブラックボックスIPコアのインスタンス化
2.10.1.7. ブラックボックスを作成するためのその他のSynplifyソフトウェアの属性
インテルのみ表示可能 — GUID: mwh1409959969177
Ixiasoft
2.9.1. Synplify Premierを使用したデザインの最適化
Synplify Premierソフトウェアは、他のSynplify製品よりも、物理合成のさらなる最適化を提供しています。Synplify Premierソフトウェアは、一般的なロジック合成後、デザインを配置配線し、インテルデバイス内ロジックの物理的位置に基づいてネットリストの再構築を試みます。 Synplify Premierソフトウェアは、最終的な配置配線を実行するために、 インテル® Quartus® Prime開発ソフトウェアにデザイン・ネットリストをフォワードアノテートします。Synplify Premierソフトウェアは、デフォルトのフローでは、デザイン内のクリティカル・パスのための配置情報もフォワードアノテートします。これにより、 インテル® Quartus® Prime開発ソフトウェアのコンパイル時間を改善することができます。
物理的位置の注釈ファイルは、<design name>_plc.tclと呼ばれます。Synplify Premierソフトウェアのユーザー・インターフェイスから インテル® Quartus® Prime開発ソフトウェアを開くと、 インテル® Quartus® Prime開発ソフトウェアはこのファイルを配置情報用に自動的に使用します。
Physical Analystを使用すると、Synplify Premierソフトウェアから配置されたネットリストを調べることができます。これはロジック・ネットリストのHDL Analystに似ています。この表示を使用して、潜在的な問題を分析して診断することができます。