インテル® Quartus® Prime プロ・エディション ユーザーガイド: サードパーティー合成

ID 683122
日付 9/24/2018
Public
ドキュメント目次

2.10.3.1. 乗算器の推測

下図に、Synplifyソフトウェアに表示される、合成後のパイプライン・ステージ数が2の符号なし8×8乗算器のHDL Analystビューを示します。この乗算器は、ALTMULT_ADDまたはALTMULT_ACCUM IPコアに変換されます。 DSPブロックを備えたデバイスの場合、ソフトウェアは、デバイス利用率に応じて、通常のロジックではなくDSPブロック内にファンクションを実装することがあります。一部のデバイスの場合、ソフトウェアは.vqmファイルでIPコアをインスタンス化する代わりに、DSPブロックのデバイス・プリミティブに直接マップします。
図 3. LPM_MULT IPコアのHDL Analystビュー(パイプライン数が2の符号なし8x8乗算器)